Ficha del curso
I MICROCREDENCIAL UNIVERSITARIA EN TEST Y VERIFICACIÓN VLSI (81919807001-4)
NIVEL: Microcredenciales universitarias
CAMPO DE CONOCIMIENTO: Ingenierías y arquitectura
Descripción:Se presentan las bases en dos áreas fundamentales en el desarrollo de ASIC: a) metodología de verificación durante el proceso de diseño, y b) diseño orientado al test de los circuitos una vez fabricados.
Proponente: CÁTEDRA CHIP UNIVERSIDAD-EMPRESA MÁLAGA MICROELECTRONICS
Director: Martín González García Teléfonos: 952132883 /
E-mail: martin@uma.es
Nº plazas: 25
Precio: 300.00 €
Plazo de preinscripción: desde 22/09/2025 hasta 26/09/2025
Plazo de matrícula: desde 29/09/2025 hasta 10/10/2025
1º plazo: 300.00 € Fecha: hasta 10/10/2025
2º plazo: 0.00 € Fecha: hasta 10/10/2025
Permitido el pago por tarjeta bancaria.
Permitido el pago presencial.
Fecha de inicio de curso: 13/10/2025 Fecha de fin: 19/12/2025 NO VIGENTE
Lugar: Laboratorios del departamento de Tecnología Electrónica en ETSI Telecomunicación, Campus virtual y Microsoft Teams
Horario: 17:30 - 20:30 (MIÉRCOLES)
Requisitos de acceso:
Los estudiantes deben tener un título universitario oficial en:
-Ingeniería de Tecnologías de Telecomunicación.
-Ingeniería de Sistemas Electrónicos.
-Ingeniería de Sonido e Imagen.
-Ingeniería de Sistemas de Telecomunicación.
-Ingeniería Telemática.
-Ingeniería de Computadores.
-Ingeniería del Software.
-Ingeniería Informática.
-Ingeniería en Diseño Industrial y Desarrollo del Producto.
-Ingeniería Eléctrica.
-Ingeniería Electrónica Industrial.
-Ingeniería en Tecnologías Industriales.
-Ingeniería en Electrónica, Robótica y Mecatrónica.
Así como otras titulaciones afines a las anteriores.
También se admitirán estudiantes con todos los créditos aprobados de algunos de los grados anteriores salvo un máximo de 30 créditos (sin incluir tfg y prácticas externas).
Duracion y creditos ECTS
Docencia teórico-práctica en aula: 0.00 ECTS
Docencia On-line: 3.00 ECTS
Prácticas externas en empresas: 0.00 ECTS
Trabajo fin de titulo: 0.00 ECTS
Créditos europeos totales: 3.00 ECTS
Horas de clase presencial: 0.00
Horas de trabajo del estudiante: 75.00
Programa:
1. Introducción: Prueba y verificación en el flujo de diseño y fabricación de un ASIC
2. Estudio y aplicación de estándares de prueba a nivel de chip y placa
3. Metodología de diseño orientado al test de chip una vez fabricado
4. El lenguaje SystemVerilog aplicado a la verificación de sistemas digitales
5. Introducción a la metodología universal de verificación (UVM)
6. Proyecto de aplicación de la metodología UVM a un caso concreto